賀!榮獲2010國家晶片系統設計中心晶片製作 優良設計獎
賀!鄭國興教授指導博士班劉仁傑同學以「低電壓操作之全數位鎖位迴路」榮獲2011國家晶片系統設計中心晶片製作 優良設計獎
全文檢視One paper is accepted by JSSC 2011
Kuo-Hsing Cheng, Cheng-Liang Hung, and Chih-Hsien Chang, “A 0.77 ps RMS Jitter 6-GHz Spread-Spectrum Clock Generator Using a Compe
全文檢視One paper is accepted by IET E.L. 2010
Kuo-Hsing Cheng, Kai-Wei Hong, Yu-Lung Lo, Chen-Lung Wu and Chien-Hsien Lee, “Dynamic frequency tracking and phase error compensat
全文檢視One paper is accepted by TCSI 2010
Kuo-Hsing Cheng, Yu-Chang Tsai, Yu-Lung Lo, and Jing-Shiuan Huang, “A 0.5 V 0.4-2.24 GHz Inductorless Phase-Locked Loop in a Syste
全文檢視賀!榮獲2010國家晶片系統設計中心晶片製作 優良設計獎
鄭國興教授指導博士班洪凱尉同學以「一個新型全數位式高解析度可變責任週期之同步複製延遲電路」榮獲2010國家晶片系統設計中心晶片製作 優良設計獎
全文檢視
首頁 |
上頁 |
次頁 |
末頁 |